8 (905) 200-03-37 Владивосток
с 09:00 до 19:00
CHN - 1.14 руб. Сайт - 17.98 руб.

Официальный флагманский магазин цифровой интегрированная цепная схема и разработка второго издания Zhou Runde и другие переводы иностранной электроники и коммуникационных учебников.

Цена: 1 781руб.    (¥99)
Артикул: 545526114910

Вес товара: ~0.7 кг. Указан усредненный вес, который может отличаться от фактического. Не включен в цену, оплачивается при получении.

Этот товар на Таобао Описание товара
Продавец:电子工业出版社旗舰店
Адрес:Пекин
Рейтинг:
Всего отзывов:0
Положительных:0
Добавить в корзину
Другие товары этого продавца
¥891 601руб.
¥1081 942руб.
¥ 78 46.8842руб.
¥ 79 47.4853руб.

Рекламная цена с ограниченным временем:¥ 34,86
Рекламная цена с ограниченным временем:¥ 31.50
Рекламная цена с ограниченным временем:¥ 59,25
Рекламная цена с ограниченным временем:¥ 74,25
Рекламная цена с ограниченным временем:¥ 44,92
Рекламная цена с ограниченным временем:¥ 51,75
Рекламная цена с ограниченным временем:¥ 59,25
Рекламная цена с ограниченным временем:¥ 81,75

Объект читателя:

     Эта книга может использоваться в качестве учебников для электронных наук и техники (включая микроэлектронику и оптоэлектронику), электронику и информационную инженерию, информатику и технику, автоматизацию и другие старшие студенты и аспиранты с точки зрения электроники и технологий (включая микроэлектроника и оптоэлектроника),), Электроника и информационная инженерия, компьютерные науки и техники, а также автоматизация. В качестве справочника для технического и технического персонала в этой области.

Оглавление:

первая часть Основная единица

Глава 1 Введение

1.1 История повторения

1.2 Вопросы в проектировании цифровой интеграции

1.3 Качественная оценка цифрового дизайна

1.3.1 Стоимость интегрированной схемы

1.3.2 Функциональность и стабильность

1.3.3 производительность

1.3.4 Потребление энергии и потребление энергии

1.4 краткое содержание

1.5 Дальнейшее обсуждение

Журнальные и конференц -документы

Библиография

Рекомендации

упражнение

Глава 2 Производственный процесс

2.1 введение

2.2 CMOS интегрированные схемы производство

2.2.1 Кремний

2.2.3 Некоторые повторные шаги процесса

2.2.4 Упрощенный процесс процесса CMOS

2.3 Правила дизайна——Мост между дизайнерами и ремесленными инженерами

2.4 Интегрированный пакет схемы

2.4.1 Упакованный материал

2.4.2 Взаимосвязь

2.4.3 Термалология в упаковке

2.5 Отношения: тенденция развития технологии процесса

2.5.1 Недавний прогресс

2.5.2 Долгосрочные перспективы

2.6 краткое содержание

2.7 Дальнейшее обсуждение

Рекомендации

Метод проектирования вставка инструкций——IC Ландшафт

Рекомендации

Глава 3 Устройство

3.1 введение

3.2 диод

3.2.1 Краткое введение в диоды——Истощение

3.2.2 Статические характеристики

3.2.3 Динамические или временные характеристики

3.2.4 Фактический диод——Вторичный эффект

3.2.5 Диодная модель специй

3.3 MOS (FET) транзистор

3.3.1 Введение в кристаллическую трубу MOS

3.3.2 Кристаллическая трубка MOS в статических условиях

3.3.3 Фактическая транзисторная трубка MOS——НЕКОТОРЫЕ Второе влияние

3.3.4 Специя модель трубки MOS

3.4 О ремесленном отклонении

3.5 Резюме: сокращение размера ремесла

3.6 краткое содержание

3.7 Дальнейшее обсуждение

Рекомендации

упражнение

Метод проектирования вставки инструкции b——Схема моделирования

Дальнейшее обсуждение

Рекомендации

Глава 4 проволока

4.1 введение

4.2 Краткое введение

4.3 Параметр взаимосвязи——Конденсатор, сопротивление и зондирование

4.3.1 емкость

4.3.2 сопротивление

4.3.3 индуктивность

4.4 Модель проволоки

4.4.1 Идеальный провод

4.4.2 Смиренная модель (смешная модель)

4.4.3 Общая модель RC

4.4.4 Распределенная RC Line

4.4.5 Линия передачи

4.5 Модель специй провода

4.5.1 Специя модели распределенного кабеля RC

4.5.2 Специя модель линии передачи

4.5.3 Резюме: с нетерпением жду будущего

4.6 краткое содержание

4.7 Дальнейшее обсуждение

Рекомендации

Вторая часть Конструкция схемы

Глава 5 CMOS обратная фаза

5.1 введение

5.2 Статическая обратная фаза CMOS——Audioxis

5.3 Оценка стабильности антифазного устройства CMOS——Статические характеристики

5.3.1 Порог переключения

5.3.2 Шум

5.3.3 Поговорить о стабильности

5.4 CMOS антифазные устройства производительность: динамические характеристики

5.4.1 Рассчитайте стоимость электроэнергии

5.4.2 Задержка связи: анализ первого заказа

5.4.3 Учитывая задержку с точки зрения дизайна

5.5 Потребление энергии, энергия и задержка энергии

5.5.1 Динамическое энергопотребление

5.5.2 Статическая сила

5.5.3 Учитывая

5.5.4 Используйте специи для анализа энергопотребления

5.6 Резюме: Влияние размера ремесла и его влияние на индекс измерения антифазного измерителя

5.7 краткое содержание

5.8 Дальнейшее обсуждение

Рекомендации

упражнение

Глава 6 Дизайн CMOS Комбинированной логической двери

6.1 введение

6.2 Статический дизайн CMOS

6.2.1 Дополнительные CMOS

6.2.2 Логика

6.2.3 Логика трансмиссионной трубки

6.3 Динамический дизайн CMOS

6.3.1 Динамическая логика: базовый принцип

6.3.2 Скорость и энергопотребление динамической логики

6.3.3 Целостность сигнала в динамическом дизайне

6.3.4 Серия динамических дверей

6.4 Обзор дизайна

6.4.1 Как выбрать логический тип

6.4.2 Логическая конструкция низкого напряжения мощности

6.5 краткое содержание

6.6 Дальнейшее обсуждение

Рекомендации

упражнение

Метод проектирования вставки инструкции c——Как смоделировать сложные логические цепи

Рекомендации

Метод проектирования вставьте объяснение D——Технология макета составной двери

Дальнейшее обсуждение

Глава 7 Время -дизайн логической схемы заказа

7.1 введение

7.1.1 Параметры времени схемы синхронизации

7.1.2 Классификация блока хранения

7.2 Статические замки и регистры

7.2.1 Принцип двойной стабильности

7.2.2 Многоуровневые блокировки переключения

7.2.3 Главный край запускает регистр

7.2.4 Статическая блокирующая память с низким уровнем

7.2.5 Статический триггер SR——Напишите данные напрямую с помощью сильного сигнала

7.3 Динамические замки и регистры

7.3.1 Динамическая трансмиссия

7.3.2 C2MOS——Метод, который не чувствителен к отклонению часов

7.3.3 Однофазный регистр управления колоколом (TSPCR)

7.4 Другие типы хранения*

7.4.1 Пульс регистр

7.4.2 Чувствительный регистр усилителей

7.5 Линия пленки: метод оптимизации схемы синхронизации

7.5.1 Линия сборочной линии блокировки

7.5.2 Нора -Кмос——Логическая форма конструкции сборочной линии

7.6 Не -Дуальная схема ГРМ

7.6.1 Шмидт Триггер

7.6.2 Одно -стабильная схема синхронизации

7.6.3 Нестабильная цепь

7.7 Резюме: Выбор стратегии часов

7.8 краткое содержание

7.9 Дальнейшее обсуждение

Рекомендации

третья часть Системный дизайн

Глава 8 Стратегия реализации цепи цифровой интеграции

8.1 введение

8.2 Метод проектирования от настройки до полузащиленного и структурированного массива

8.3 Индивидуальная конструкция схемы

8.4 Метод проектирования на основе блока

8.4.1 Стандартный блок

8.4.2 Компиляция

8.4.3 Макро -блок, гигантский модуль и патентный модуль

8.4.4 Полузащитный процесс проектирования

8.5 Метод реализации, основанный на массиве

8.5.1 Предварительное производство (или программирование маски)

8.5.2 Предварительный массив

8.6 Резюме: платформа для будущей реализации

8.7 краткое содержание

8.8 Дальнейшее обсуждение

Рекомендации

упражнение

Метод проектирования вставьте описание e——Характерное описание логической единицы и синхронизации

Рекомендации

Метод проектирования вставьте описание f——Комплексный дизайн

Дальнейшее обсуждение

Рекомендации

Глава 9 Взаимосвязь

9.1 введение

9.2 Конденсатор паразитов

9.2.1 Конденсатор и надежность——Нарушение струны

9.2.2 Производительность цепи конденсатора и CMOS

9.3 Эффект доставки сопротивления

9.3.1 Сопротивление и надежность——OM напряжение падение

9.3.2 Электрическая миграция

9.3.3 Сопротивление и производительность——RC задержка

9.4 Индукторный паразитный эффект*

9.4.1 Индуктивность и надежность——LDIDT напряжение капля

9.4.2 Индуктивность и производительность——Эффект линии передачи

9.5 Усовершенствованная технология взаимосвязи

9.5.1 Недостатковая схема

9.5.2 Текущая технология передачи

9.6 Резюме: Интернет в фильме

9.7 краткое содержание

9.8 Дальнейшее обсуждение

Рекомендации

упражнение

Глава 10 Время цифровой схемы

10.1 введение

10.2 Классификация времени цифровых систем

10.2.1 Синхронная взаимосвязь

10.2.2 Средняя синхронная взаимосвязь

10.2.3 Приблизительное синхронное взаимосвязь

10.2.4 Асинхронный

10.3 Синхронный дизайн——Глубокий осмотр

10.3.1 Принцип синхронного времени

10.3.2 Источник отклонений и дрожания

10.3.3 Технология распределения часов

10.3.4 Контроль заповедника* управление часами*

10.4 Самостоятельный дизайн схемы*

10.4.1 Самостоящая логика——Асинхронная технология

10.4.2 Заполните сигнал

10.4.3 Самостоятельная отправка сигнала

10.4.4 Пример самоопределенной логики

10.5 Синхронизатор и устройство суждения*

10.5.1 Синхронизатор——Концепция и реализация

10.5.2 Суждение

10.6 Используйте петлю блокировки для полной и синхронизации часов*

10.6.1 основная концепция

10.6.2 Функциональный блок композиции PLL

10.7 Резюме: будущее направление и перспективы

10.7.1 Используйте часы распределения заблокированного кольца (DLL)

10.7.2 Распределение легких часов

10.7.3 Синхронный и не -синхронный дизайн

10.8 краткое содержание

10.9 Дальнейшее обсуждение

Рекомендации

упражнение

Метод проектирования вставка инструкции g——Проверка дизайна

Рекомендации

Глава 11 Проектирование вычислительных функций блока

11.1 введение

11.2 Каналы данных в цифровой структуре процессора

11.3 Дополнительный

11.3.1 Двоирный прибор с добавлением: определение

11.3.2 Полный аддер: рассмотрим рассмотрение дизайна

11.3.3 Двойное приготовление adder: логическое соображение дизайна

11.4 Множитель

11.4.1 Multller: определение

11.4.2 Часть накопления

11.4.3 Накопленное накопление

11.4.4 В конечном итоге добавлено

11.4.5 Краткое содержание

11.5 Смещение

11.5.1 Сдвиг ствола

11.5.2 Подделка

11.6 Другие компьютеры

11.7 Комплексное рассмотрение энергопотребления и скорости в структуре канала данных*

11.7.1 Уменьшите технологию энергопотребления, которые можно использовать во время проектирования

11.7.2 Управление энергопотреблением времени работы

11.7.3 Уменьшите энергопотребление в режиме ожидания (или дремонтом)

11.8 Резюме: всестороннее рассмотрение в дизайне

11.9 краткое содержание

11.10 Дальнейшее обсуждение

Рекомендации

упражнение

Глава 12 Дизайн структуры памяти и массива

12.1 введение

12.1.1 Классификация памяти

12.1.2 Общая структура и модуль блока памяти

Введение:

     Эта книга выдается профессором Яном М. Рабаи и другими из Калифорнийского университета в Беркли.В книге есть 12 глав, разделенные на три части: основные единицы, конструкция схемы и дизайн системы.После краткого введения в характеристики устройств MOS и подключения, эта книга глубоко проанализировала ядро ​​ядра цифрового дизайна——Антифазное устройство постепенно расширяет эти знания на проектирование сложных цифровых цепей и систем, таких как комбинированные логические цепи, последовательные логические цепи, контроллеры, вычислительные схемы и память.Чтобы отразить глубокие изменения, которые происходят после того, как проектирование цифровой интегрированной схемы вошла в область глубокого суб -микрона, эта книга принимает фактическую схему процесса CMOS в качестве примера. Темы целостности, анализа времени, Распределение часов, высокопроизводительная и низкая мощность, проверка проектирования, тестирование чипов и дизайн измерения сосредоточился на проблемах и откровениях, с которыми сталкиваются проектирование глубокой интегрированной цифровой цепи.